layout时,布局最重要,我一般根据电源走线来布局,因为走线的时候优先走电源线,其次是高频信号线。晶振靠近主控,主控的各个退耦电容也要尽量靠近主控,大功率器件尽量靠近电源摆放,走线的时候一定要有地的概念,不要走完线发现地都是散的,要保证地的完整性!
回答于 2018-10-16 23:14
1、根据MOS管可能遇到的最大电压来选择。 2、通常继电器会标注切断交流的容量和切断直流的容量。继电器切断直流电流的能力(电压乘以电流)比切断交流的能力要差。
回答于 2018-09-04 02:44
一般情况下电子确实是不能像在导体中一样大量进入P区形成自由电子的,因为进入的自由电子会被大量的空穴复合吞噬掉,在边界处会形成一个很陡的分布密度坡,但是不能进入并不代表P区就不能导电,P区的导电机制是一端进入的电子被吞噬,另一端又把吞噬的电子拉出,于是完成了电子的回路,这正是pn结正偏时的导电机制。那么反...
回答于 2018-08-23 01:53
正常情况下,低气压试验应在其它环境试验前进行,即环境试验从低气压开始。原因是低气压对试验 样品破坏性较小,而且一旦有破坏,通常在寿命期早期发生。但当试验样品其它环境试验会对其低气压试验效果产生很大影响时,则低气压试验应在这些试验后进行。 个人认为,失效模式:由于低压导致空气散热不畅,导致器件温度过...
回答于 2018-08-16 19:16